ViaSat Antenna Systems SA
Olten
Vor 2 Monaten
Ingenieur für programmierbare Logik (PL)
- 28 Februar 2026
- 100%
- Festanstellung
- Olten
Job-Zusammenfassung
Viasat verbindet Menschen weltweit und bietet Chancen zur Mitgestaltung. Trete unserem Team bei und profitiere von einem inklusiven Arbeitsumfeld.
Aufgaben
- Entwicklung von Hochgeschwindigkeitssignalverarbeitungsalgorithmen.
- Verantwortung für den gesamten Designprozess in FPGAs.
- Zusammenarbeit mit Ingenieuren aus verschiedenen Fachbereichen.
Fähigkeiten
- Bachelor in Elektrotechnik oder verwandtem Bereich, 5+ Jahre FPGA-Erfahrung.
- Kenntnisse in Verilog und/oder VHDL für FPGA-Designs.
- Fähigkeit zur Zusammenarbeit in kleinen und großen Teams.
Ist das hilfreich?
Über den Job
Über unsEin Team. Globale Herausforderungen. Unendliche Möglichkeiten. Bei Viasat haben wir die Mission, Verbindungen mit der Kapazität zu schaffen, die Welt zu verändern. Seit mehr als 35 Jahren prägt Viasat, wie Verbraucher, Unternehmen, Regierungen und Militärs weltweit kommunizieren. Wir suchen Menschen, die groß denken, furchtlos handeln und ein inklusives Umfeld schaffen, das positive Auswirkungen fördert, um unser Team zu verstärken.
Was Sie tun werden
In dieser Rolle helfen Sie bei der Entwicklung von Hochgeschwindigkeits-Signalverarbeitungsalgorithmen, Kryptographie und/oder Netzwerkprotokollen in FPGAs. Die Person ist verantwortlich für die gesamte Designphase, beginnend mit der Anforderungsphase bis hin zu Dokumentation, Blockdiagrammen, Implementierung des Quellcodes, Simulation, Platzierung & Routing, Hardwaretests und Integration. Die Person arbeitet mit anderen Ingenieuren aus verschiedenen Bereichen zusammen und muss sowohl in kleinen als auch in größeren Teams arbeiten können. Erfahrung in der Entwicklung von Hochleistungs-FPGA-Designs, Netzwerkschreibern und kryptographischen Geräten ist von Vorteil.
Der Alltag
- Entwurf von FPGA-Modul- und Systemarchitekturen mit Verilog und/oder VHDL
- Entwicklung von Simulationen für Module und Systeme
- Synthese von Verilog und/oder VHDL zu FPGA-Produkten
- Entwicklung von Timing-Beschränkungen, Analyse von Timing-Ergebnissen und Umsetzung von Designänderungen zur Einhaltung der Timing-Anforderungen
- Erstellung und Zusammenarbeit bei erforderlichen Designdokumenten, Entwicklungsanforderungen, Spezifikationen und Verifikationsprotokollen
- Enge Zusammenarbeit mit Hardware- und Hardwareingenieuren, Inbetriebnahme von Boards, Interpretation von Datenblättern und Schaltplänen
- Durchführung von Code- und Design-Reviews sowie Teilnahme an funktionsübergreifenden Reviews
- Pflege und Kontrolle der FPGA-Code-Revisionen
- Verantwortung für das Vorantreiben und Lösen technischer Probleme
- Integration und Debugging des Designs im Labor
Was Sie benötigen
- Bachelor-Abschluss in Elektrotechnik, Computertechnik oder einem verwandten Bereich
- Mehr als 5 Jahre Erfahrung im FPGA-Design
- Grundlegende Kenntnisse der digitalen Logik und Timing-Aspekte
- Starke schriftliche und mündliche Kommunikationsfähigkeiten, Fähigkeit zur Zusammenarbeit mit einem geografisch verteilten Team
- Detailgenauigkeit, Fähigkeit, Prozesse und Codierungsrichtlinien zu befolgen, Teilnahme an Code-Reviews und Annahme von Feedback
- Erfahrung mit EDA-Tools für programmierbare Logik, wie AMD/Xilinx ISE/Vivado, Intel/Altera Quartus, Siemens/Mentor Graphics, Synopsys Synplify, SoftCore Micro-Embedments in MicroChip usw.
- Nachweisliche Erfolge im Entwurf und der Implementierung von FPGA-Modulen mit Verilog und/oder VHDL einschließlich Simulation und Testbench-Entwicklung
- Vertrautheit mit Design und Codierung für Wiederverwendbarkeit, Wartbarkeit und Skalierbarkeit
- Wunsch, Teil eines Teams zu sein und an großen Systemdesigns mitzuwirken
- Selbstständiges Arbeiten, Eigeninitiative und Übernahme von Verantwortung für Aufgaben und Ergebnisse
- US-Staatsbürgerschaft erforderlich
- Reisebereitschaft bis zu 10 %
- Aktive Sicherheitsfreigabe der Vereinigten Staaten
Dies ist eine 100% vor Ort Rolle mit Sitz in Carlsbad, CA.
#LI-BBS
Was Ihnen im Job helfen wird
- Bevorzugter MSEE-Abschluss
- Vertrautheit mit TCL, Perl, Python oder einer anderen Skriptsprache
- Erfahrung mit Hochgeschwindigkeits-Schnittstellen wie SERDES, DDR2/3/4, LVDS
- Nachgewiesene Erfahrung im Debugging, Diagnostizieren und Lösen von Problemen bei Embedded Designs
- System Verilog Design-Verifikationstechniken, UVM oder andere anspruchsvolle Verifikationsmethoden
- Erfahrung und Vertrautheit mit Linux-basierten Entwicklungsumgebungen
Gehaltsspanne
132.500,00 $ - 209.500,00 $ / jährlich. Für bestimmte Arbeitsorte innerhalb von San Jose, dem Großraum San Francisco Bay und der Metropolregion New York City liegt die Grundvergütung für diese Rolle bei 164.500,00 $ - 246.500,00 $ / jährlich
Bei Viasat berücksichtigen wir viele Faktoren bei der Vergütung, einschließlich des Umfangs der Position sowie Ihres Hintergrunds und Ihrer Erfahrung. Das Grundgehalt kann je nach berufsspezifischem Wissen, Fähigkeiten und Erfahrung variieren. Zusätzlich können Bargeld- oder Aktienanreize als Teil des Vergütungspakets gewährt werden, neben einer Reihe von medizinischen, finanziellen und/oder anderen Leistungen, abhängig von der angebotenen Position. Erfahren Sie mehr über Viasats umfassende Leistungsangebote, die auf Ihre ganzheitliche Gesundheit und Ihr Wohlbefinden ausgerichtet sind unter https://careers.viasat.com/benefits.
EEO-Erklärung
Viasat ist stolz darauf, ein Arbeitgeber mit Chancengleichheit zu sein, der ein einladendes und vielfältiges Umfeld schaffen möchte. Alle qualifizierten Bewerber werden unabhängig von Rasse, Hautfarbe, Religion, Geschlecht, Geschlechtsidentität oder -ausdruck, sexueller Orientierung, nationaler Herkunft, Abstammung, körperlicher oder geistiger Behinderung, Gesundheitszustand, Familienstand, Genetik, Alter, Veteranenstatus oder einem anderen gesetzlich geschützten Status oder Merkmal berücksichtigt. Wenn Sie eine Unterkunft aufgrund einer Behinderung für die Online-Bewerbung anfordern möchten, klicken Sie bitte hier .