Senior Digital IC Design Ingenieur
Marin-Epagnier
Auf einen Blick
- Veröffentlicht:14 Januar 2026
- Pensum:100%
- Vertragsart:Festanstellung
- Arbeitsort:Marin-Epagnier
Job-Zusammenfassung
Wir suchen einen Senior Digital IC Design Engineer für unser Team. Gestalten Sie innovative Produkte in einem dynamischen, teamorientierten Umfeld.
Aufgaben
- Definieren Sie Architekturen und führen Sie Machbarkeitsstudien durch.
- Leiten Sie das Design und die Verifizierung von CMOS- und SOI-Designs.
- Führen Sie kleine Teams bei Teilprojekten und SoC-Integration.
Fähigkeiten
- Mindestens BS/MS in Elektrotechnik, 5+ Jahre Erfahrung in digitalem Design.
- Kenntnisse in Verilog/System Verilog und kreatives Denken sind erforderlich.
- Ausgezeichnete Englischkenntnisse und Teamgeist sind wichtig.
Ist das hilfreich?
Senior Digital IC Design Ingenieur
Stellenbeschreibung
Die Rolle
Wir möchten unser Team mit einem Senior Digital IC Design Ingenieur erweitern. Sie werden uns bei der Entwicklung von IP für die nächste Generation von Automotive-, Industrie- und Medizinprodukten unterstützen. Der erfolgreiche Kandidat wird an der Entwicklung komplexer Mixed-Signal-IPs wie DACs, ADCs, PLL und drahtlosen Schnittstellen usw. teilnehmen.
Warum zu uns kommen
Wir schaffen eine vielfältige Palette von Weltklasseprodukten in einer freundlichen und teamorientierten Atmosphäre. Wir bieten ein Umfeld des kontinuierlichen Lernens und Wachstums sowie Unterstützung für Freiwilligen- und Wohltätigkeitsprogramme. Sie haben Anspruch auf 25 Urlaubstage pro Jahr und erhalten ein sehr wettbewerbsfähiges Leistungspaket. Sie können eine Karriere in einem erfolgreichen internationalen Unternehmen aufbauen und an interessanten internationalen Projekten teilnehmen.
Verantwortlichkeiten
Was Sie tun werden
- Definition der Architektur und Teilnahme an Machbarkeitsstudien für neue analoge/mixed-signal IP-Komponenten
- Leitung von Design und Verifikation modernster CMOS- und SOI-Designs, die in verschiedenen Marktsegmenten wiederverwendet werden können.
- Führung kleiner Teams bei Teilprojekten und Beitrag zur SoC-Integration
- Vorschlag innovativer Lösungen zur Erfüllung von Kunden- und Produktanforderungen
- Zusammenarbeit bei DFT-Strategien und gründliche Dokumentation der Designs
- Partnerschaft mit Test-, Produkt- und Anwendungsingenieuren zur Sicherstellung einer erfolgreichen Produktionsfreigabe
- Dokumentation: einschließlich Architektur- und Schaltungsbeschreibungen, Testverfahren und Sicherheitsmechanismen.
Qualifikationen
Was Sie benötigen
- Mindestens BS/MS in Elektrotechnik oder einem verwandten technischen Bereich
- +5 Jahre Erfahrung im ultra-niedrigleistungs Digitaldesign mit Verilog/System Verilog
- Fähigkeit, auf Systemebene zu denken und als technischer Leiter zu agieren
- Kreativität, Dynamik, Zuverlässigkeit und Teamgeist
- Ausgezeichnete schriftliche und mündliche Englischkenntnisse
- Arbeitsberechtigung in der Schweiz
Was Sie außerdem mitbringen können
- Erfahrung in einigen der folgenden Bereiche ist von Vorteil:
- Kenntnisse in Verilog-A oder VHDL-AMS.
- Erfahrung mit eingebetteten CPUs (z. B. ARM Cortex, DSP), AMBA-Busprotokollen (AHB/APB)
- Erfahrung in ADC, DAC, PLL, Energiemanagementsystemen
- Programmierung in Python für Automatisierung und in C/C++ für eingebettete Software
- Design-Intent (Timing Constraints/SDC, Power Intent/UPF)
- Design von Beschleunigern und Signalverarbeitungskomponenten
- RTL-zu-GDS-Flow, einschließlich Logiksynthese, Platzierung und Routing, STA, Leistungsanalyse
- Fortgeschrittene digitale Verifikationsmethodik (z. B. UVM)
- Kenntnisse in funktionaler Sicherheit
- Kenntnisse in Französisch
Über uns
Weitere Details zu unseren Unternehmensleistungen finden Sie hier:
Über das Unternehmen
Marin-Epagnier