ViaSat Antenna Systems SA
Zürich +
Vor 2 Quartalen
FPGA UVM Designingenieur
- Veröffentlicht:26 Juni 2025
- Pensum:100%
- Vertragsart:Festanstellung
- Arbeitsort:Zürich +
Job-Zusammenfassung
Viasat verbindet Menschen weltweit mit innovativen Lösungen. Sei Teil eines dynamischen Teams!
Aufgaben
- Entwicklung von Hochgeschwindigkeits-Signalverarbeitungsalgorithmen.
- Verifizierung von RTL-Designs auf Einheit und Systemebene.
- Zusammenarbeit mit Ingenieuren aus verschiedenen Fachbereichen.
Fähigkeiten
- Bachelor-Abschluss in Elektrotechnik oder verwandtem Bereich.
- 5+ Jahre Erfahrung in FPGA/ASIC-Design mit UVM-Überprüfung.
- Starke Kommunikationsfähigkeiten und Teamarbeit.
Ist das hilfreich?
Über den Job
Über unsEin Team. Globale Herausforderungen. Unendliche Möglichkeiten. Bei Viasat haben wir die Mission, Verbindungen mit der Kapazität zu schaffen, die Welt zu verändern. Seit mehr als 35 Jahren prägt Viasat, wie Verbraucher, Unternehmen, Regierungen und Militärs weltweit kommunizieren. Wir suchen Menschen, die groß denken, furchtlos handeln und ein inklusives Umfeld schaffen, das positive Auswirkungen fördert, um unser Team zu verstärken.
Was Sie tun werden
Viasat ist ein schnell wachsendes Technologieunternehmen, das innovative SATCOM-Produkte und -Dienstleistungen entwickelt, bereitstellt und betreibt, die die ganze Welt umfassen! Bei Viasat Government - Secure Network Systems (SNS) arbeiten Sie mit hochmotivierten Ingenieuren in einer spannenden und dynamischen Umgebung. Sie können Ihre Ingenieurerfahrung nutzen, um die nächste Generation fortschrittlicher Kommunikationsprodukte und -systeme zu unterstützen.
In dieser Rolle helfen Sie bei der Entwicklung von Hochgeschwindigkeits-Signalverarbeitungsalgorithmen und/oder Netzwerkprotokollen in FPGAs. Die Person ist verantwortlich für die RTL-Designverifikation sowohl auf Einheiten- als auch auf Systemebene, die Implementierung von UVM-Umgebungen und Testfällen. Die Person arbeitet mit anderen Ingenieuren aus verschiedenen Fachbereichen zusammen und muss in der Lage sein, sowohl in kleinen als auch in größeren Teams zu arbeiten. Erfahrung in der Entwicklung von Hochleistungs-FPGA-Designs, Netzwerkenkryptographen und kryptographischen Geräten ist von Vorteil.
Der Alltag
• Testbench-Entwicklung mit SystemVerilog/UVM
• Erstellung von Treibern, Monitoren, Scoreboards, Sequenzen und Modellprädiktoren für verschiedene Schnittstellen
• Schreiben und Debuggen von eingeschränkten Zufalls- und gerichteten Testfällen
• Debuggen fehlschlagender Tests, Verständnis sowohl der UVM-Testbench als auch des VHDL/Verilog-Quellcodes, enge Zusammenarbeit mit den RTL-Entwicklern
• Sammeln und Berichten von Code- und Funktionsabdeckung
• Pflege regelmäßiger Simulationsregressionen
• Durchführung von Code- und Design-Reviews sowie Teilnahme an multifunktionalen Reviews
• Pflege und Kontrolle der UVM-Code-Revisionen
• Verantwortung für das Vorantreiben und Lösen technischer Probleme
Was Sie benötigen
• Bachelor-Abschluss in Elektrotechnik, Computertechnik oder einem verwandten Bereich
• 5+ Jahre FPGA/ASIC-Design mit UVM-Verifikationserfahrung
• Grundlegende Kenntnisse der digitalen Logik und Timing-Überlegungen
• Starke schriftliche und mündliche Kommunikationsfähigkeiten, Fähigkeit zur Zusammenarbeit mit einem geografisch verteilten Team
• Detailgenauigkeit, Fähigkeit, Prozesse und Codierungsrichtlinien zu befolgen, Teilnahme an Code-Reviews und Annahme von Feedback
• Erfahrung mit programmierbaren Logik-EDA-Tools wie AMD/Xilinx ISE/Vivado, Intel/Altera Quartus, Siemens/Mentor Graphics, Synopsys Synplify, SoftCore Micro-Embedments in MicroChip usw.
• Nachweisliche Erfolgsbilanz bei der Gestaltung und Implementierung von FPGA/ASIC-Modulen mit Verilog und/oder VHDL sowie UVM-Simulation und Testbench-Entwicklung
• Vertrautheit mit Design und Codierung für Wiederverwendbarkeit, Wartbarkeit und Skalierbarkeit
• Wunsch, Teil eines Teams zu sein und an großen Systemdesigns zusammenzuarbeiten
• Selbstständiges Arbeiten, Eigeninitiative und Übernahme von Verantwortung für Aufgaben und Ergebnisse
• US-Staatsbürgerschaft erforderlich
• Aktive United States SECRET Sicherheitsfreigabe erforderlich
• Dies ist eine 100% vor Ort Rolle, der Stelleninhaber wird an einem der folgenden Standorte arbeiten: Carlsbad, CA oder Marlborough, MA
• Reisebereitschaft bis zu 10%
Was Ihnen bei der Arbeit helfen wird
• Bevorzugter MSEE-Abschluss
• Vertrautheit mit TCL, Perl, Python oder einer anderen Skriptsprache
• Erfahrung mit Hochgeschwindigkeitsschnittstellen wie SERDES, DDR2/3/4, LVDS
• Nachgewiesene Erfahrung im Debuggen, Diagnostizieren und Lösen von Problemen bei Embedded Designs
• Erfahrung mit dem gesamten FPGA-Designprozess, von der Anforderungsphase bis zur Dokumentation, Design, Implementierung des Quellcodes, Platzierung & Routing, Hardwaretests und Integration
• Erfahrung und Vertrautheit mit Linux-basierten Entwicklungsumgebungen
• Aktive United States Secret Sicherheitsfreigabe
#LI-BBS
Gehaltsspanne
127.000,00 $ - 200.500,00 $ / jährlich. Für bestimmte Arbeitsorte innerhalb von San Jose, dem Großraum San Francisco Bay und der Metropolregion New York City liegt die Grundvergütung für diese Rolle bei 144.500,00 $ - 216.500,00 $ / jährlich
Bei Viasat berücksichtigen wir viele Faktoren bei der Vergütung, einschließlich des Umfangs der Position sowie Ihres Hintergrunds und Ihrer Erfahrung. Das Grundgehalt kann je nach berufsspezifischem Wissen, Fähigkeiten und Erfahrung variieren. Zusätzlich können Bargeld- oder Aktienanreize als Teil des Vergütungspakets gewährt werden, neben einer Reihe von medizinischen, finanziellen und/oder anderen Leistungen, abhängig von der angebotenen Position. Erfahren Sie mehr über Viasats umfassende Leistungsangebote, die auf Ihre ganzheitliche Gesundheit und Ihr Wohlbefinden ausgerichtet sind unter https://careers.viasat.com/benefits.
EEO-Erklärung
Viasat ist stolz darauf, ein Arbeitgeber mit Chancengleichheit zu sein, der ein einladendes und vielfältiges Umfeld schaffen möchte. Alle qualifizierten Bewerber werden unabhängig von Rasse, Hautfarbe, Religion, Geschlecht, Geschlechtsidentität oder -ausdruck, sexueller Orientierung, nationaler Herkunft, Abstammung, körperlicher oder geistiger Behinderung, Gesundheitszustand, Familienstand, Genetik, Alter, Veteranenstatus oder einem anderen gesetzlich geschützten Status oder Merkmal berücksichtigt. Wenn Sie eine Unterkunft aufgrund einer Behinderung für die Online-Bewerbung anfordern möchten, klicken Sie bitte hier .